Sie befinden Sich nicht im Netzwerk der Universität Paderborn. Der Zugriff auf elektronische Ressourcen ist gegebenenfalls nur via VPN oder Shibboleth (DFN-AAI) möglich. mehr Informationen...
Ergebnis 17 von 258
Analog integrated circuits and signal processing, 2008-09, Vol.56 (3), p.205-211
2008
Volltextzugriff (PDF)

Details

Autor(en) / Beteiligte
Titel
A 1.8-V 3.1 mW successive approximation ADC in system-on-chip
Ist Teil von
  • Analog integrated circuits and signal processing, 2008-09, Vol.56 (3), p.205-211
Ort / Verlag
Boston: Springer US
Erscheinungsjahr
2008
Quelle
Alma/SFX Local Collection
Beschreibungen/Notizen
  • This paper describes a 10-bit 2.5 Msample/s successive approximation analog-to-digital converter (ADC) for SoC system. Based on conventional successive approximation ADC architecture a new and faster solution is used. The new solution consists of bootstrap switch, capacitors for sample-hold (S/H) circuit and DAC, using an offset cancellation method and there is no need for any active element. Together with an added bit and an offset compensation comparator the speed and accuracy is increased. The ADC exhibits higher 9 effective number of bits (ENOB) for sample rate to 2.5 Ms/s. The ADC consumes 3.1 mW from a 1.8 V supply and occupies about 0.25 mm 2 . The measured SNR is 56.05 dB.
Sprache
Englisch
Identifikatoren
ISSN: 0925-1030
eISSN: 1573-1979
DOI: 10.1007/s10470-008-9162-0
Titel-ID: cdi_proquest_miscellaneous_753692723

Weiterführende Literatur

Empfehlungen zum selben Thema automatisch vorgeschlagen von bX