Sie befinden Sich nicht im Netzwerk der Universität Paderborn. Der Zugriff auf elektronische Ressourcen ist gegebenenfalls nur via VPN oder Shibboleth (DFN-AAI) möglich. mehr Informationen...
Ergebnis 19 von 150
IEEE journal of solid-state circuits, 1999-06, Vol.34 (6), p.904-908
1999

Details

Autor(en) / Beteiligte
Titel
Current sensing differential logic: a CMOS logic for high reliability and flexibility
Ist Teil von
  • IEEE journal of solid-state circuits, 1999-06, Vol.34 (6), p.904-908
Ort / Verlag
IEEE
Erscheinungsjahr
1999
Link zum Volltext
Quelle
IEEE Electronic Library Online
Beschreibungen/Notizen
  • In this paper, we present a highly reliable and flexible CMOS differential logic called current sensing differential logic (CSDL). This CSDL eliminates the timing constraints between the enable signal and input signals, which cause difficulties in design with conventional differential logic families, by employing a simple clocking scheme. The power-delay product of CSDL is also reduced by using a swing suppression technique. To verify the reliability and the applicability of the proposed CSDL in large very large-scale-integration systems, a 64-bit carry-lookahead adder has been fabricated in a 0.6 /spl mu/m CMOS technology. Experimental results show that the critical path delay is 3.5 ns with a power consumption of 27 mW at 50 MHz.
Sprache
Englisch
Identifikatoren
ISSN: 0018-9200
eISSN: 1558-173X
DOI: 10.1109/4.766829
Titel-ID: cdi_proquest_miscellaneous_26908200

Weiterführende Literatur

Empfehlungen zum selben Thema automatisch vorgeschlagen von bX