Sie befinden Sich nicht im Netzwerk der Universität Paderborn. Der Zugriff auf elektronische Ressourcen ist gegebenenfalls nur via VPN oder Shibboleth (DFN-AAI) möglich. mehr Informationen...
Ergebnis 22 von 16244

Details

Autor(en) / Beteiligte
Titel
A low-power, low-latency, dual-channel serializer ASIC for detector front-end readout
Ist Teil von
  • Journal of instrumentation, 2017-01, Vol.12 (1), p.C01049-C01049
Erscheinungsjahr
2017
Quelle
Alma/SFX Local Collection
Beschreibungen/Notizen
  • In this paper, we present a dual-channel serializer ASIC, LOCx2, and its pin-compatible backup, LOCx2-130, for detector front-end readout. LOCx2 is fabricated in a 0.25-[mu]m Silicon-on-Sapphire CMOS process and each channel operates at 5.12 Gbps, while LOCx2-130 is fabricated in a 130-nm bulk CMOS process and each channel operates at 4.8 Gbps. The power consumption and the transmission latency are 900 mW and 27 ns for LOCx2 and the corresponding simulation result of LOCx2-130 are 386 mW and 38 ns, respectively.
Sprache
Englisch
Identifikatoren
ISSN: 1748-0221
eISSN: 1748-0221
DOI: 10.1088/1748-0221/12/01/C01049
Titel-ID: cdi_proquest_miscellaneous_1893897627

Weiterführende Literatur

Empfehlungen zum selben Thema automatisch vorgeschlagen von bX