Sie befinden Sich nicht im Netzwerk der Universität Paderborn. Der Zugriff auf elektronische Ressourcen ist gegebenenfalls nur via VPN oder Shibboleth (DFN-AAI) möglich. mehr Informationen...
Ergebnis 1 von 12
IEEE transactions on electron devices, 2010-04, Vol.57 (4), p.827-834
2010
Volltextzugriff (PDF)

Details

Autor(en) / Beteiligte
Titel
Pseudo-Two-Dimensional Model for Double-Gate Tunnel FETs Considering the Junctions Depletion Regions
Ist Teil von
  • IEEE transactions on electron devices, 2010-04, Vol.57 (4), p.827-834
Ort / Verlag
New York, NY: IEEE
Erscheinungsjahr
2010
Quelle
IEEE Electronic Library (IEL)
Beschreibungen/Notizen
  • This paper presents a pseudo-2-D surface potential model for the double-gate tunnel field-effect transistor (DG-TFET). Analytical expressions are derived for the 2-D potential, electric field, and generation rate, and used to numerically extract the tunneling current. The model predicts the device characteristics for a large range of parameters and allows gaining insight on the device physics. The depletion regions induced inside the source and drain are included in the solution, and we show that these regions become critical when scaling the device length. The fringing field effect from the gates on these regions is also included. The validity of the model is tested for devices scaled to 10-nm length with SiO 2 and high-¿ dielectrics by comparison to 2-D finite-element simulations.

Weiterführende Literatur

Empfehlungen zum selben Thema automatisch vorgeschlagen von bX