Sie befinden Sich nicht im Netzwerk der Universität Paderborn. Der Zugriff auf elektronische Ressourcen ist gegebenenfalls nur via VPN oder Shibboleth (DFN-AAI) möglich. mehr Informationen...
Ergebnis 5 von 10
IEEE solid-state circuits letters, 2020, Vol.3, p.146-149
2020
Volltextzugriff (PDF)

Details

Autor(en) / Beteiligte
Titel
Toward Secured FPGA: Silicon Proven CLB With Reduced Information Leakage
Ist Teil von
  • IEEE solid-state circuits letters, 2020, Vol.3, p.146-149
Ort / Verlag
Piscataway: IEEE
Erscheinungsjahr
2020
Quelle
IEEE Xplore
Beschreibungen/Notizen
  • The ubiquity of FPGAs in security applications makes it imperative to design a secured configurable logic block (sCLB) that is resilient to side channel attacks. In this letter, we take a step toward secured FPGA by introducing new design circuit level methodology for the implementation of an sCLB. The security level of the sCLB is significantly enhanced by the design of its combinational part (LUT block) based on a dual-rail precharge MUX (DPMUX). The sCLB was implemented in a configurable array and fabricated in 65-nm CMOS technology. Silicon measurements proved the effectiveness of the approach. The security level was evaluated using advanced power analysis techniques. In particular, the number of secret bits that can be learned (mutual information) by a CPA attack dropped from 4 b (out of 4) after 1200 power traces for a conventional LUT design to only 2.56 b after 19.2-M power traces.
Sprache
Englisch
Identifikatoren
ISSN: 2573-9603
eISSN: 2573-9603
DOI: 10.1109/LSSC.2020.3008704
Titel-ID: cdi_proquest_journals_2429901593

Weiterführende Literatur

Empfehlungen zum selben Thema automatisch vorgeschlagen von bX