Sie befinden Sich nicht im Netzwerk der Universität Paderborn. Der Zugriff auf elektronische Ressourcen ist gegebenenfalls nur via VPN oder Shibboleth (DFN-AAI) möglich. mehr Informationen...
A rate adaption coprocessor for terminal adapters and U-interface modems
Ist Teil von
IEEE journal of solid-state circuits, 1989-12, Vol.24 (6), p.1625-1633
Ort / Verlag
New York, NY: IEEE
Erscheinungsjahr
1989
Quelle
IEEE Xplore
Beschreibungen/Notizen
A multistandard rate adapter coprocessor chip, designed for use in ISDN terminal adapters and U-interface modems, is presented. It provides a compact, low-power protocol converter to connect asynchronous (up to 19200 b/s) and synchronous (up to 64 kb/s) data terminal equipment with any digital 64-kb/s network. The multistandard rate adapter chip was developed in a 2- mu m CMOS technology using a hierarchical design methodology. The rate adapter is the cornerstone of a 144-kb/s U-interface modem and a major breakthrough for the next-generation multistandard terminal adapter.< >