Sie befinden Sich nicht im Netzwerk der Universität Paderborn. Der Zugriff auf elektronische Ressourcen ist gegebenenfalls nur via VPN oder Shibboleth (DFN-AAI) möglich. mehr Informationen...
Ergebnis 7 von 21
2019 IEEE International Symposium on Circuits and Systems (ISCAS), 2019, p.1-5
2019
Volltextzugriff (PDF)

Details

Autor(en) / Beteiligte
Titel
Path-Based Statistical Static Timing Analysis for Large Integrated Circuits in a Weak Correlation Approximation
Ist Teil von
  • 2019 IEEE International Symposium on Circuits and Systems (ISCAS), 2019, p.1-5
Ort / Verlag
IEEE
Erscheinungsjahr
2019
Quelle
IEEE Xplore
Beschreibungen/Notizen
  • This work is aimed at the development of a path-based approach to Statistical Static Timing Analysis. Timing Analysis is an absolutely essential step in the verification of Very Large Scale Integration (VLSI) designs. We propose a novel analytical methodology for the fast calculations of VLSI delay. The problem is stated in such a way that becomes equivalent to finding the maximum of a large set of correlated random variables (RVs). For this purpose, a corresponding extension of extreme value theory of weakly-correlated RVs is developed. Results of simulations showing a comparison of our approach with Monte Carlo simulations are presented. Possible applications, extensions of our methodology and future steps are discussed.
Sprache
Englisch
Identifikatoren
ISBN: 9781728103976, 1728103975
ISSN: 2158-1525
eISSN: 2158-1525
DOI: 10.1109/ISCAS.2019.8702198
Titel-ID: cdi_ieee_primary_8702198

Weiterführende Literatur

Empfehlungen zum selben Thema automatisch vorgeschlagen von bX