Sie befinden Sich nicht im Netzwerk der Universität Paderborn. Der Zugriff auf elektronische Ressourcen ist gegebenenfalls nur via VPN oder Shibboleth (DFN-AAI) möglich. mehr Informationen...
Ergebnis 12 von 45

Details

Autor(en) / Beteiligte
Titel
Thermo-Compression Bonding and Mass Reflow Assembly Processes of 3D Logic Die Stacks
Ist Teil von
  • 2017 IEEE 67th Electronic Components and Technology Conference (ECTC), 2017, p.116-122
Ort / Verlag
IEEE
Erscheinungsjahr
2017
Link zum Volltext
Quelle
IEEE/IET Electronic Library (IEL)
Beschreibungen/Notizen
  • 3D multi-layer chip stacking is a significant assembly challenge with dependencies on die size and thickness, interconnect pitch, bump diameter, number of dies involved, and die warpage. The assembly processes used to overcome the technical difficulties associated with the stacking of medium and large logic dies with fine pitch copper pillar bumps is discussed, including mass reflow and thermo-compression bonding on 3 and 4 layers chip stacks.
Sprache
Englisch
Identifikatoren
eISSN: 2377-5726
DOI: 10.1109/ECTC.2017.53
Titel-ID: cdi_ieee_primary_7999680

Weiterführende Literatur

Empfehlungen zum selben Thema automatisch vorgeschlagen von bX