Sie befinden Sich nicht im Netzwerk der Universität Paderborn. Der Zugriff auf elektronische Ressourcen ist gegebenenfalls nur via VPN oder Shibboleth (DFN-AAI) möglich. mehr Informationen...
Ergebnis 1 von 1328

Details

Autor(en) / Beteiligte
Titel
Stacked nanosheet gate-all-around transistor to enable scaling beyond FinFET
Ist Teil von
  • 2017 Symposium on VLSI Technology, 2017, p.T230-T231
Ort / Verlag
JSAP
Erscheinungsjahr
2017
Quelle
IEEE Electronic Library Online
Beschreibungen/Notizen
  • In this paper, for the first time we demonstrate that horizontally stacked gate-all-around (GAA) Nanosheet structure is a good candidate for the replacement of FinFET at the 5nm technology node and beyond. It offers increased W eff per active footprint and better performance compared to FinFET, and with a less complex patterning strategy, leveraging EUV lithography. Good electrostatics are reported at L g =12nm and aggressive 44/48nm CPP (Contacted Poly Pitch) ground rules. We demonstrate work function metal (WFM) replacement and multiple threshold voltages, compatible with aggressive sheet to sheet spacing for wide stacked sheets. Stiction of sheets in long-channel devices is eliminated. Dielectric isolation is shown on standard bulk substrate for sub-sheet leakage control. Wrap-around contact (WAC) is evaluated for extrinsic resistance reduction.
Sprache
Englisch
Identifikatoren
eISSN: 2158-9682
DOI: 10.23919/VLSIT.2017.7998183
Titel-ID: cdi_ieee_primary_7998183

Weiterführende Literatur

Empfehlungen zum selben Thema automatisch vorgeschlagen von bX