Sie befinden Sich nicht im Netzwerk der Universität Paderborn. Der Zugriff auf elektronische Ressourcen ist gegebenenfalls nur via VPN oder Shibboleth (DFN-AAI) möglich. mehr Informationen...
Ergebnis 19 von 36
2016 IEEE International Symposium on Circuits and Systems (ISCAS), 2016, p.2667-2670
2016
Volltextzugriff (PDF)

Details

Autor(en) / Beteiligte
Titel
A low-power correlator for wakeup receivers with algorithm pruning through early termination
Ist Teil von
  • 2016 IEEE International Symposium on Circuits and Systems (ISCAS), 2016, p.2667-2670
Ort / Verlag
IEEE
Erscheinungsjahr
2016
Quelle
IEEE Xplore Digital Library
Beschreibungen/Notizen
  • A low-complexity, low-power digital correlator for wakeup receivers is presented. With the proposed algorithm, unnecessary computational cycles are dynamically pruned from the correlation using an early threshold check. For the algorithm, we provide a rigorous mathematical analysis for the associated complexity/performance trade-offs. Furthermore, a low overhead hardware architecture with early-termination capability is developed and implemented in a 0.18μm CMOS technology. The post layout power analysis shows that the presented architecture can reduce power by up to 32% when compared to the conventional architecture with negligible degradation in detection probability and without degradation in false-alarm probability.
Sprache
Englisch
Identifikatoren
eISSN: 2379-447X
DOI: 10.1109/ISCAS.2016.7539142
Titel-ID: cdi_ieee_primary_7539142

Weiterführende Literatur

Empfehlungen zum selben Thema automatisch vorgeschlagen von bX