Sie befinden Sich nicht im Netzwerk der Universität Paderborn. Der Zugriff auf elektronische Ressourcen ist gegebenenfalls nur via VPN oder Shibboleth (DFN-AAI) möglich. mehr Informationen...
Ergebnis 20 von 581
2015 IEEE Biomedical Circuits and Systems Conference (BioCAS), 2015, p.1-4
2015

Details

Autor(en) / Beteiligte
Titel
A 12b 238kS/s SAR ADC with novel built-in digital calibration method for EEG acquisition applications
Ist Teil von
  • 2015 IEEE Biomedical Circuits and Systems Conference (BioCAS), 2015, p.1-4
Ort / Verlag
IEEE
Erscheinungsjahr
2015
Link zum Volltext
Quelle
IEEE Electronic Library (IEL)
Beschreibungen/Notizen
  • A new built-in digital calibration method is proposed in this paper for a split capacitive DAC in SAR ADCs. By using the LSB-side of split CDAC to measure the capacitor mismatch in MSB-side, it saves any auxiliary CDAC for mismatch calibration and also reduces the chip area. In this design, the digital part is implemented by Verilog HDL and synthesized a Global Foundry 0.13 μ m CMOS technology. The simulation results show that with the supply voltage of 0.9V, the ADC consumes 25.4 μW at the sampling rate of 238kS/s. And the SNDR is 68dB with 15.12kHz input sinusoid signal using the proposed calibration method, showing the corresponding figure-of-merit of 52fJ/conv·step.
Sprache
Englisch
Identifikatoren
DOI: 10.1109/BioCAS.2015.7348308
Titel-ID: cdi_ieee_primary_7348308

Weiterführende Literatur

Empfehlungen zum selben Thema automatisch vorgeschlagen von bX