Sie befinden Sich nicht im Netzwerk der Universität Paderborn. Der Zugriff auf elektronische Ressourcen ist gegebenenfalls nur via VPN oder Shibboleth (DFN-AAI) möglich. mehr Informationen...
Ergebnis 7 von 180
2015 IEEE International Symposium on Circuits and Systems (ISCAS), 2015, p.2181-2184
2015
Volltextzugriff (PDF)

Details

Autor(en) / Beteiligte
Titel
Hardware implementation of all digital calibration for undersampling TIADCs
Ist Teil von
  • 2015 IEEE International Symposium on Circuits and Systems (ISCAS), 2015, p.2181-2184
Ort / Verlag
IEEE
Erscheinungsjahr
2015
Quelle
IEEE Electronic Library (IEL)
Beschreibungen/Notizen
  • This paper presents a practical implementation of all digital calibration algorithm for the gain and timing mismatches in undersampling Time-Interleaved Analog-to-Digital Converter (TI-ADC). A new Least Mean Square (LMS) based detection scheme is proposed to increase convergence speed as well as to enhance the estimate accuracy. Monte Carlo simulations for a four-channel undersampling 60 dB SNR TI-ADC clocked at 2.7 GHz show that SFDR can achieve approximately 90 dB SFDR within the stable point of the channel mismatch coefficients over the first three Nyquist Bands. The proposed architecture is implemented and validated on the Altera FPGA DE4 board. The synthesized design consumes a few percentages of the hardware resources of the FPGA chip and work properly on a Hardware-In-the-Loop emulation framework.
Sprache
Englisch
Identifikatoren
ISSN: 0271-4302
eISSN: 2158-1525
DOI: 10.1109/ISCAS.2015.7169113
Titel-ID: cdi_ieee_primary_7169113

Weiterführende Literatur

Empfehlungen zum selben Thema automatisch vorgeschlagen von bX