Sie befinden Sich nicht im Netzwerk der Universität Paderborn. Der Zugriff auf elektronische Ressourcen ist gegebenenfalls nur via VPN oder Shibboleth (DFN-AAI) möglich. mehr Informationen...
Ergebnis 12 von 40216
IEEE Asian Solid-State Circuits Conference 2011, 2011, p.69-72
2011
Volltextzugriff (PDF)

Details

Autor(en) / Beteiligte
Titel
A 0.9-V 11-bit 25-MS/s binary-search SAR ADC in 90-nm CMOS
Ist Teil von
  • IEEE Asian Solid-State Circuits Conference 2011, 2011, p.69-72
Ort / Verlag
IEEE
Erscheinungsjahr
2011
Quelle
IEEE Electronic Library (IEL)
Beschreibungen/Notizen
  • This paper presents a new subrange analog-to-digital converter (ADC): a binary-search coarse ADC + a SAR fine ADC. The binary-search ADC improves conversion speed and gives coarse capacitors longer settling time. This ADC uses an RC hybrid DAC to reduce the unit capacitor count by 2. The rotation function of coarse capacitors enhances capacitor array linearity. The prototype in 90-nm CMOS only occupies an active area of 0.06 mm 2 . From a 0.9-V supply, the power consumption is 0.32 and 0.58 mW at 10 and 25 MS/s, respectively. At 10 MS/s, the peak ENOB is 10.2 bit. At 25 MS/s, the peak ENOB is 9.9 bit and FOM is 29 fJ/conversion-step.
Sprache
Englisch
Identifikatoren
ISBN: 9781457717840, 1457717840
DOI: 10.1109/ASSCC.2011.6123606
Titel-ID: cdi_ieee_primary_6123606

Weiterführende Literatur

Empfehlungen zum selben Thema automatisch vorgeschlagen von bX