Sie befinden Sich nicht im Netzwerk der Universität Paderborn. Der Zugriff auf elektronische Ressourcen ist gegebenenfalls nur via VPN oder Shibboleth (DFN-AAI) möglich. mehr Informationen...
Ergebnis 17 von 860
IEEE electron device letters, 2011-11, Vol.32 (11), p.1489-1491
2011
Volltextzugriff (PDF)

Details

Autor(en) / Beteiligte
Titel
Variability of Inversion-Mode and Junctionless FinFETs due to Line Edge Roughness
Ist Teil von
  • IEEE electron device letters, 2011-11, Vol.32 (11), p.1489-1491
Ort / Verlag
New York, NY: IEEE
Erscheinungsjahr
2011
Quelle
IEEE Xplore Digital Library
Beschreibungen/Notizen
  • We investigated the variability impact of line edge roughness (LER) on standard inversion-mode (IM) and junctionless FinFETs (JL-FinFET) designed for the 2009 ITRS high-performance logic 32-, 21-, and 15-nm nodes using technology computer-aided design simulations. Fluctuations in threshold voltage, drive current, leakage current, subthreshold swing, and drain-induced barrier lowering were found to be significantly worse in junctionless devices compared to IM devices at root-mean-square LER amplitudes up to 1 nm. We invoke a simple physical argument to explain these findings based on the operating principles of IM and junctionless devices and the specific means by which LER affects both device architectures. Our findings show that JL-FinFETs are inherently more sensitive to variability than standard IM devices and will pose significant challenges as a feasible post-CMOS technology.

Weiterführende Literatur

Empfehlungen zum selben Thema automatisch vorgeschlagen von bX