Sie befinden Sich nicht im Netzwerk der Universität Paderborn. Der Zugriff auf elektronische Ressourcen ist gegebenenfalls nur via VPN oder Shibboleth (DFN-AAI) möglich. mehr Informationen...
Ergebnis 37 von 297

Details

Autor(en) / Beteiligte
Titel
Chip package interaction evaluation for a high performance 65nm and 45nm CMOS Technology in a stacked die package with C4 and wirebond interconnections
Ist Teil von
  • 2008 58th Electronic Components and Technology Conference, 2008, p.1472-1475
Ort / Verlag
IEEE
Erscheinungsjahr
2008
Quelle
IEEE Electronic Library Online
Beschreibungen/Notizen
  • An evaluation of 65 nm and 45 nm CMOS technology in a stacked die package is presented. The technology uses SiCOH advanced low K and ultra low K back end of line (BEOL) for high performance. A BEOL specific test vehicle was fabricated in these technologies and both flip chip and wirebond die used in a stacked die configuration. Manufacturability evaluations for bond and assembly processes and materials were performed and reliability studies completed on assembled modules. Results will show that the technologies are reliable in this packaging configuration.
Sprache
Englisch
Identifikatoren
ISBN: 9781424422302, 1424422302
ISSN: 0569-5503
eISSN: 2377-5726
DOI: 10.1109/ECTC.2008.4550170
Titel-ID: cdi_ieee_primary_4550170

Weiterführende Literatur

Empfehlungen zum selben Thema automatisch vorgeschlagen von bX