Sie befinden Sich nicht im Netzwerk der Universität Paderborn. Der Zugriff auf elektronische Ressourcen ist gegebenenfalls nur via VPN oder Shibboleth (DFN-AAI) möglich. mehr Informationen...
Ergebnis 11 von 34
21st International Conference on VLSI Design (VLSID 2008), 2008, p.33-38
2008

Details

Autor(en) / Beteiligte
Titel
Single Error Correcting Finite Field Multipliers Over GF(2m)
Ist Teil von
  • 21st International Conference on VLSI Design (VLSID 2008), 2008, p.33-38
Ort / Verlag
IEEE
Erscheinungsjahr
2008
Link zum Volltext
Quelle
IEEE Xplore (IEEE/IET Electronic Library - IEL)
Beschreibungen/Notizen
  • This paper presents a new method for designing single error correcting Galois field multipliers over polynomial basis. The proposed method uses multiple parity prediction circuits to detect and correct logic errors and gives 100% fault coverage both in the functional unit and the parity prediction circuitry. Area, power and delay overhead for the proposed design technique is analyzed. It is found that compared to the traditional triple modular redundancy (TMR) techniques for single error correction the proposed technique is very cost efficient.
Sprache
Englisch
Identifikatoren
ISBN: 0769530834, 9780769530833
ISSN: 1063-9667
eISSN: 2380-6923
DOI: 10.1109/VLSI.2008.105
Titel-ID: cdi_ieee_primary_4450477

Weiterführende Literatur

Empfehlungen zum selben Thema automatisch vorgeschlagen von bX