Sie befinden Sich nicht im Netzwerk der Universität Paderborn. Der Zugriff auf elektronische Ressourcen ist gegebenenfalls nur via VPN oder Shibboleth (DFN-AAI) möglich. mehr Informationen...
Ergebnis 24 von 144
[1992] Proceedings of the 35th Midwest Symposium on Circuits and Systems, 1992, p.623-626 vol.1
1992

Details

Autor(en) / Beteiligte
Titel
Noise performance optimization design for high-speed analog-to-digital converters
Ist Teil von
  • [1992] Proceedings of the 35th Midwest Symposium on Circuits and Systems, 1992, p.623-626 vol.1
Ort / Verlag
IEEE
Erscheinungsjahr
1992
Link zum Volltext
Quelle
IEEE Electronic Library (IEL)
Beschreibungen/Notizen
  • An f/sub T/=8.5 GHz NPN bipolar junction transistor (BJT)-based application specific integrated circuit (ASIC) comparator, for use in analog-to-digital converters (ADCs) is designed for optimum noise performance using process-derived model parameters including base spreading resistance, device geometry, and spot noise figure contours. The relationship between sensitivity of the comparator and equivalent input noise (E/sub ni/) and offset voltage (V/sub OS/) is presented. E/sub ni/ and V/sub OS/ must be minimized for a high-resolution comparator. An equivalent input noise voltage of less than 1.2 nV/ square root Hz is predicted and measured, which is approximately 1/3 that obtained from typical low-noise ADC comparators.< >
Sprache
Englisch
Identifikatoren
ISBN: 9780780305106, 0780305108
DOI: 10.1109/MWSCAS.1992.271245
Titel-ID: cdi_ieee_primary_271245

Weiterführende Literatur

Empfehlungen zum selben Thema automatisch vorgeschlagen von bX