Sie befinden Sich nicht im Netzwerk der Universität Paderborn. Der Zugriff auf elektronische Ressourcen ist gegebenenfalls nur via VPN oder Shibboleth (DFN-AAI) möglich. mehr Informationen...
Ergebnis 10 von 15
Digest of Technical Papers. 2005 Symposium on VLSI Circuits, 2005, 2005, p.144-147
2005
Volltextzugriff (PDF)

Details

Autor(en) / Beteiligte
Titel
A 20-GHz phase-locked loop for 40Gb/s serializing transmitter in 0.13/spl mu/m CMOS
Ist Teil von
  • Digest of Technical Papers. 2005 Symposium on VLSI Circuits, 2005, 2005, p.144-147
Ort / Verlag
IEEE
Erscheinungsjahr
2005
Quelle
IEEE Xplore
Beschreibungen/Notizen
  • A 20GHz phase-locked loop with 4.9ps/sub pp//0.65ps/sub rms/ jitter and -101.2dBc/Hz phase noise at 1MHz offset is presented. A half-duty sampled-feedforward loop filter that simply replaces the resistor with a switch and an inverter suppresses the reference spur down to -44.0dBc. A design iteration procedure is outlined that minimizes the phase noise of a negative-g/sub m/ oscillator with a coupled-microstrip resonator. Static frequency dividers made of pulsed latches operate faster than a flip-flop based divider and achieve near 2:1 frequency range. The PLL fabricated in 0.13/spl mu/m CMOS operates from 17.6GHz to 19.4GHz and dissipates 480mW.
Sprache
Englisch
Identifikatoren
ISBN: 9784900784017, 490078401X
ISSN: 2158-5601
eISSN: 2158-5636
DOI: 10.1109/VLSIC.2005.1469353
Titel-ID: cdi_ieee_primary_1469353

Weiterführende Literatur

Empfehlungen zum selben Thema automatisch vorgeschlagen von bX