Sie befinden Sich nicht im Netzwerk der Universität Paderborn. Der Zugriff auf elektronische Ressourcen ist gegebenenfalls nur via VPN oder Shibboleth (DFN-AAI) möglich. mehr Informationen...
Ergebnis 15 von 54
International journal of recent technology and engineering, 2019-07, Vol.8 (2), p.4013-4016
2019

Details

Autor(en) / Beteiligte
Titel
Asic Implementation of 12-Bit Radix-8 Booth Multiplier
Ist Teil von
  • International journal of recent technology and engineering, 2019-07, Vol.8 (2), p.4013-4016
Erscheinungsjahr
2019
Link zum Volltext
Quelle
Elektronische Zeitschriftenbibliothek (Open access)
Beschreibungen/Notizen
  • Multipliers are playing a vital role in DSP and Neural Networks applications. Many methods have been introduced to work on multipliers that offer high speed, less power consumption and reduced area. Booth Algorithm demonstrates an efficient way of signed binary multiplication. In this paper, physical design of 12-bit radix-8 booth multiplier for signed multiplication is presented with an aim to improve the performance metrics such as power, area and delay. The performance of 12-bit radix-8 booth multiplier is compared with the 64-bit radix-16 booth multiplier.
Sprache
Englisch
Identifikatoren
ISSN: 2277-3878
eISSN: 2277-3878
DOI: 10.35940/ijrte.B3181.078219
Titel-ID: cdi_crossref_primary_10_35940_ijrte_B3181_078219
Format

Weiterführende Literatur

Empfehlungen zum selben Thema automatisch vorgeschlagen von bX