UNIVERSI
TÄ
TS-
BIBLIOTHEK
P
ADERBORN
Anmelden
Menü
Menü
Start
Hilfe
Blog
Weitere Dienste
Neuerwerbungslisten
Fachsystematik Bücher
Erwerbungsvorschlag
Bestellung aus dem Magazin
Fernleihe
Einstellungen
Sprache
Deutsch
Deutsch
Englisch
Farbschema
Hell
Dunkel
Automatisch
Sie befinden Sich nicht im Netzwerk der Universität Paderborn. Der Zugriff auf elektronische Ressourcen ist
gegebenenfalls
nur via VPN oder Shibboleth (DFN-AAI) möglich.
mehr Informationen...
Universitätsbibliothek
Katalog
Suche
Details
Zur Ergebnisliste
Ergebnis 19 von 99
Datensatz exportieren als...
BibTeX
A 75-Gb/s/mm 2 and Energy-Efficient LDPC Decoder Based on a Reduced Complexity Second Minimum Approximation Min-Sum Algorithm
IEEE transactions on very large scale integration (VLSI) systems, 2020-04, Vol.28 (4), p.926-939
Lopez, Henry
Chan, Hsun-Wei
Chiu, Kang-Lun
Tsai, Pei-Yun
Jou, Shyh-Jye Jerry
2020
Details
Autor(en) / Beteiligte
Lopez, Henry
Chan, Hsun-Wei
Chiu, Kang-Lun
Tsai, Pei-Yun
Jou, Shyh-Jye Jerry
Titel
A 75-Gb/s/mm 2 and Energy-Efficient LDPC Decoder Based on a Reduced Complexity Second Minimum Approximation Min-Sum Algorithm
Ist Teil von
IEEE transactions on very large scale integration (VLSI) systems, 2020-04, Vol.28 (4), p.926-939
Erscheinungsjahr
2020
Link zum Volltext
Quelle
IEEE Xplore
Sprache
Englisch
Identifikatoren
ISSN: 1063-8210
eISSN: 1557-9999
DOI: 10.1109/TVLSI.2019.2955925
Titel-ID: cdi_crossref_primary_10_1109_TVLSI_2019_2955925
Format
–
Weiterführende Literatur
Empfehlungen zum selben Thema automatisch vorgeschlagen von
bX