Sie befinden Sich nicht im Netzwerk der Universität Paderborn. Der Zugriff auf elektronische Ressourcen ist gegebenenfalls nur via VPN oder Shibboleth (DFN-AAI) möglich. mehr Informationen...
Ergebnis 16 von 390
IEEE journal of solid-state circuits, 1998-11, Vol.33 (11), p.1720-1730
1998
Volltextzugriff (PDF)

Details

Autor(en) / Beteiligte
Titel
500-Mb/s nonprecharged data bus for high-speed DRAM's
Ist Teil von
  • IEEE journal of solid-state circuits, 1998-11, Vol.33 (11), p.1720-1730
Ort / Verlag
IEEE
Erscheinungsjahr
1998
Quelle
IEEE Xplore Digital Library
Beschreibungen/Notizen
  • A nonprecharged data-bus scheme to enhance the intrinsic read data rate of DRAM cores is proposed. Eliminating the precharge cycle of the DRAM data bus can reduce the unit bit time. A differential partial response detection data-bus amplifier is also employed to detect signals on the nonprecharged data bus that are degraded by large intersymbol interference. To enhance the read operation further, column selections are overlapped by interleaved column decoders. To increase the operating margin of the nonprecharged data-bus read, a skew-controlled column-selection pulse generator was developed. An isolated sense-amplifier scheme increases the write data rate of the DRAM core. To verify these schemes, a 4-Mb DRAM was fabricated via 0.24-/spl mu/m DRAM technology. These schemes realized a 500-Mb/s per data-bus read operation and a 100-Mb/s per data-bus write operation without an area penalty.
Sprache
Englisch
Identifikatoren
ISSN: 0018-9200
eISSN: 1558-173X
DOI: 10.1109/4.726566
Titel-ID: cdi_crossref_primary_10_1109_4_726566

Weiterführende Literatur

Empfehlungen zum selben Thema automatisch vorgeschlagen von bX